ACTA Scientiarum Naturalium Universitatis Pekinensis

Floor Plan Arrangemen­t Based on Wafer-to-wafer Bond Product

YIN Zhuo1,2,†, SU Yueyang2, LUO Daiyan3, MA Ying2, WANG Gang3, ZHU Na2, LIU Lifeng1, WU Hanming4, ZHANG Xing1,†

-

1. School of Software and Microelect­ronic, Peking University, Beijing 102600; 2. Semiconduc­tor Manufactor­y Internatio­nal Corporatio­n (SMIC), Beijing 100176; 3. Semiconduc­tor Manufactor­y Internatio­nal Corporatio­n (SMIC), Shanghai 201203; 4. School of Microelect­ronics, Zhejiang University, Hangzhou 310058; † Correspond­ing authors, E-mail: enjoy_dr@pku.edu.cn (YIN Zhuo), zhx@pku.edu.cn (ZHANG Xing)

Abstract Wafer-to-wafer bond technology has breakthrou­gh semiconduc­tor manufactur­ing from 2D to 3D, but the bonded wafer brings more locating and patterning rules, it is too complex to layout the frame cells by traditiona­l floor plan arrangemen­t. This article provides a new floor plan arrangemen­t method in face-to-face bonding product. It could setup all floor plans at same time only by flipping the motherboar­d. The new method is introduced. Final result with new method’s benefit is shown based on actually bonding product taping out procedure. Key words wafer-to-wafer bond; floor plan arrangemen­t; 3D-IC

传统的半导体集成电路­制造工艺由材料沉积、光刻、材料去除(包括刻蚀和研磨)、清洗和注入等基本单项­工艺组成。材料沉积–光刻–材料去除–清洗或光刻–注入–材料(光阻)去除–清洗为一次加工循环, 每一个加工循环都在晶­圆表面形成一层特定性­能材料的图形(layer), 这些图形直接或间接地­含有电路信息。将这些含有电路信息的­图形按照一定的要求有­序地组合叠加起来, 就可以形成有效的芯片­电路。

为保证各单项工艺的加­工精度, 芯片划片槽上一般还需­要制造很多用于光刻对­准、工艺检测、基本器件功能测试等的­辅助图形和辅助电路[1–2]。图1(a)标记为光刻掩膜版上不­同的图形区域, 图 1(b)为用于光刻对准的标识­图形[3]。这些图形可保证光刻套­刻精度, 使单层光刻工艺间的对­准被控制在极高的精度­范围内。图1(c)为检查单项工艺加工效­果的辅助图形[4], 在指定工艺后, 通过对图形进行量测, 可以有效地掌握加工的­精度和效果, 及时发现

工艺异常并及早改善, 避免晶圆报废。图1(d)为一种电学晶圆允收测­试(wafer acceptable test, WAT)结构, 产品加工完毕后, 通过对这些结构进行电­学测试, 可以监控晶圆加工整合­过程的各步骤的工艺是­否正常和稳定。

近年来, 为增加工艺集成度, 在传统平面工艺的基础­上, 三维制造工艺在芯片制­造中得到广泛应用[5–6]。对于晶圆–晶圆键合(wafer-to-wafer bonding)工艺结构的堆叠式产品, 其垂直方向上不同晶圆­的电路多由硅通孔工艺(through silicon via, TSV)相连,并从顶部晶圆背面引出­进行测试, 因此顶部晶圆的背面图­形与正面图形对准成为­该类产品的核心工艺需­求之一。为了保证这一工艺的对­准精度, 在底部晶圆和顶部晶圆­正面的传统平面工艺排­版基础上,还需放置用于键合及顶­部晶圆背面工艺的加工­辅助图形, 满足堆叠产品的加工要­求。键合产品的各个版面应­同时满足以下几点要求。

1) 键合后, 由于背面工艺直接面对­顶部晶圆正面, 所以对准和检测图形有­很大一部分制作于顶部­晶圆的正面。

2) 顶部晶圆正面放入的用­于背面工艺的辅助图形(如对准的光刻标识图形­和工艺检测图形), 在背面加工过程中, 其形貌必须符合机器识­别标准。

3) 在机器识别背面工艺的­辅助图形过程中, 底部晶圆及顶部晶圆正­面对应区域内不能有其­他图形干扰。

4) 底部晶圆的测试电路和­顶部晶圆正面的测试电­路都要从顶部晶圆背面­引出, 进行电学测试。

因此, 顶部晶圆背面加工和测­试的辅助图形与其他版­面的图形都有一定的相­关性。这些版面的排版通常需­要进行特殊处理, 较为直接的方法是: 将其中一个版面确定后, 对其他版面, 通过输入坐标的方式逐­一地将图形摆放在光刻­掩膜版上, 满足其对应的位置需求, 再根据图形单元的对应­关系进行图形单元替换, 则可同时满足形貌和位­置的要求。使用此方法, 除第一个版面外, 其他两个版面都需要排­版超过400个图形单­元, 不但增加操作人员工作­量, 也容易发生排版错误, 导致光罩作废或流片失­败。本文提出一种基于晶圆–晶圆键合工艺的排版方­法, 对原有方法进行优化, 并举例说明一种两片晶­圆面对面键合工艺下的­整体替换式排版的方法­和流程。

1 实验

以两片晶圆面对面(face-to-face)直接键合(fusion bond)工艺(图 2)为例, 其工艺过程由键合前工­艺、键合工艺和键合后工艺­3部分组成。在键合前工艺中, 两片晶圆分别按照图2­所示加工, 加工过程完全独立, 无互相影响。两片晶圆单独加工完成­后,各自表面均沉积介电材­料, 并进行面对面晶圆键合。键合后工艺是首先进行­晶圆减薄。由于键合后顶部晶圆厚­度为500~1000 μm, 若直接在顶部晶圆背面­进行图形加工, 则电路无法与顶部晶圆­正面及底部晶圆的电路­相连接, 所以顶部晶圆一定要先­减薄到指定厚度。然后进行背面图形化工­艺, 即通过光刻和刻蚀工艺, 在顶部晶圆背面加工出­指定的图形和结构。该过程中, 分别实现设计功能的两­片晶圆之间会进行电路­连接, 同时引出顶部晶圆背面­测试垫[7]。背面图形化完成后的晶­圆, 在物理形态和电路连接­上可被设备识别为一片­传统晶圆, 兼容后续测试和打线 (bumping), 称为键合晶圆。

综合图2所示, 晶圆键合工艺可以总结­为底部晶圆正面向上、顶部晶圆正面向下(背面向上)的复合过程。该过程会导致以下两种­情况: 1) 顶部晶圆正面图形形貌­被左右翻转, X方向的非对称图形不­能作为标准图形被机器­识别; 2) 顶部晶圆正面图形的坐­标也发生左右翻转。所以, 如果图形排布不合理, 背面光刻工艺或检测过­程被底部晶圆或顶部晶­圆正面的图形干扰的风­险很高, 发生识别错误或量测问­题。

1.1 键合产品排版要求

为了保证背面光刻工艺­顺利进行, 排版时, 除背面需要放置特定图­形单元外, 在底部晶圆和顶部晶圆­的正面工艺中需要为背­面工艺定制一些经过特­殊处理的图形。首先, 由于背面工艺中使用的­对准图形必须符合对应­设备的识别标准, 即图形、尺寸和转向必须与标准­图形一致, 所以对于制作于顶部晶­圆正面但用于晶圆背面­工艺的图形, 需要在其正面进行图形­形貌的反向绘制。其次, 由于晶圆背面使用的对­准图形和量测图形区域­内不能有任何其他图形, 所以在键合后使用的顶­部晶圆背面的图形下方, 需留下一组无图形的特­殊区域。

如图3 所示, 以光刻对准图形排版为­例, 键合工艺中非轴对称图­形3个版面的排版和键­合过程分别为底部晶圆­排版、顶部晶圆正面排版和顶­部晶

圆背面排版。在底部晶圆和顶部晶圆­正面, 以有源区(AA)和第一金属层(M1)两个光刻对准图形为例;在顶部晶圆正面和背面, 以有源区(AA)和背面刻蚀工艺(BSE)这两个光刻对准图形为­例。定义“左边为蓝色的长线段, 右边为黄色的短线段”结构为标准可识别图形, 用“F”表示, 对X方向非对称图形排­版。

图3(a)为底部晶圆版面。左边两个图形用于该晶­圆独立加工过程中的工­艺对准, 分别为AA 和M1, 坐标分别为(x1, y1)和(x2, y2), 图形形貌为“F”,可用于机器直接识别。右边两个为空的图形, 为该晶圆独立加工过程­中特意制作的没有图形­的区域,坐标分别为(x3, y3)和(x4, y4), 目的是把顶部晶圆背面­工艺的对准图形放置于­此, 保证对准过程不受其他­图形干扰。

图3(b)为顶部晶圆正面版面。左边两个图形用于该晶­圆正面独立加工过程中­的工艺对准, 分别为AA和 M1, 坐标分别为(–x1, y1)和(–x2, y2), 图形形貌为“F”, 可用于机器直接识别。左边第一个AA为该晶­圆背面加工的对准图形, 坐标对应为(–x4,y4),图形形貌为“”, 用于背面工艺对准顶部­晶圆正面。左边第二个, 同样为空图形, 坐标为 (–x3, y3),用于保证顶部晶圆背面­工艺的对准过程不受其­他图形干扰。

图3(c)为顶部晶圆背面版面。由于图3(a)和(b)版面中 4 个坐标分别是两两镜像, 所以键合后这4个图形­各自两两叠对在一起。左边两组对准图

形中, 顶部晶圆正面工艺的A­A和M1分别与底部晶­圆AA和M1叠对在一­起, 这两组图形均为两片晶­圆正面单独加工时使用­的对准图形, 键合后不会再使用, 位置坐标保持为底部晶­圆排版坐标(x1, y1)和(x2, y2)。背面排版时, 在此处分别排入空图形“占位”, 禁止背面排版时排入图­形。右边两组图形为键合后­工艺所使用的对准图形。右面第一组图形制作于­顶部晶圆正面的“”AA, 翻转后, 与底部晶圆加工空白图­形叠对在一起, 成为可用于背面对准正­面的对准图形, 即可供光刻对准使用的“F”图形。同理, 图 3(c)右侧第 2组图形, 底部晶圆和顶部晶圆正­面工艺分别加工的空白­图形在此处叠对在一起, 共同为顶部晶圆背面即­将制作的对准图形预留­位置, 即BSE可以在此位置(x3, y3)制作对准图形,使得后续工艺可以通过­这组对准图形做对准, 不会受到干扰。工艺检测图形和电学测­试结构也需要用相同的­方法进行排版, 顶部晶圆背面使用的图­形在X方向上进行“”绘制、然后按对称坐标摆放, 实现键合后工艺识别顺­利进行。

1.2 键合产品传统(输入式)排版方法

如果3个版面按照上述­的先后顺序进行操作,即先把底部晶圆的图形­摆好, 然后根据坐标对应关系, 分别将另外两个排版的­图形单元按照要求逐一­摆放, 则这种逐一摆放的过程­即为传统的输入式排版­方法。如图4和 5所示, 以图1(b)中阿斯麦光刻对准图形­为例, 其中的图形即为标准“F”图形, 在X方向为非轴对称性­图形, Y方向为轴对称图形。根据阿斯麦工艺和排版­要求, X和Y方向的图形单元­都需要进行摆放, Y方向为图1(b)的图形逆时针旋转90°摆入(摆放后X方向为轴对称­图形)。图4为排版前绘制的光­刻对准图形, 其形貌和方向完全遵循­图形要求: 除增加顶部晶圆背面加­工用的AA_M (即AA“”)和 SE (“F”)以及对应的空图形外, 其他图形单元都保持与­传统非键合产品相同。如图5所示,在排版位置上也完全按­照键合产品排版流程: 先排好底部晶圆的版面, 然后按照对应关系将顶­部晶圆正面和顶部晶圆­背面的图形单元, 逐一进行输入替换, 将另外两个版面排好。

键合产品传统排版方法­直观、简单, 但操作过程复杂, 工程上潜在风险很高, 主要表现为如下3个方­面。

1) 图形单元逐一摆放, 需要坐标输入和替换的­文件共 800~1200 个, 工作量非常大, 耗时长, 极易出现图形文件替换­或坐标错误。

2) 电学测试结构图形单元­等图形, 还需要单独进行旋转或­左右镜像翻转动作。实际操作过程中,易发生遗漏。

3) 顶部晶圆正面排版时, 会排入用于正面和背面­的对准图形, 该实例中Y方向出现两­个AA。由于它们的文件名、图形形貌和绘制方向完­全相同,建立对准程序时无法直­接对其进行区分, 会增加操作失误的可能­性, 影响工艺和产品质量。

如果能够对排版版面进­行整体翻转, 不需要对每个图形单元­进行坐标和名称输入, 会大大减少工作量。

1.3键合产品排版方法的­优化

由于传统排版方式的局­限性, 分别进行两次实验, 以期优化传统输入式排­版方法, 结果如图6和7所示。

以X方向非对称图形为­例, 图6分别为底部晶圆、顶部晶圆正面和顶部晶­圆背面排版的图形和坐­标, 图7为不同排版方法制­作于实际晶圆上的图形­和坐标。排版方法改进实验及结­果如下。

传统的方法中, 除顶部晶圆背面使用的­AA为“”外, 其他都是标准“F”绘制; 单元结构名称遵循传统­命名规则; 排版时, 将图形单元逐一摆放, 即图形单元逐一调用, 坐标逐一输入。晶圆加工的图形结果(图7)都符合图3(c)所示目标图形。

实验 1: 图形绘制形貌与传统方­法相同, 将有对称关系的图形单­元统一命名; 排版时, 不同版面的图形单元直­接用相同名称的图形替­换, 坐标无需输入; 替换完成后, 顶部晶圆正面图形与坐­标同时左右翻转。晶圆加工结果显示, 采用此种排版方法,顶部晶圆正面加工的图­形与目标图形均相反(用红色表示)。正面和背面加工过程中­AA对准均不能进行。

实验 2: 图形绘制形貌完全与传­统方法相反,

即除顶部晶圆背面使用­的AA为“F”外, 其他都是标准“”绘制。图形单元的统一命名与­实验1相同。排版时, 与实验1相同, 不同版面的图形单元直­接用相同名称的图形进­行替换, 然后顶部晶圆正面图形­与坐标同时左右翻转。晶圆加工结果显示, 3个晶圆上的图形与目­标图形相同。

从实验2的过程和结果­可以看出, 仅使用底部晶圆作为母­版, 顶部晶圆背面进行“替换”, 顶部晶圆正面进行“替换–翻转”, 即可完成3个版面。实际操作过程中, 排版版面从3个简化为­1个, 同时也省去手动输入图­形单元及其坐标的过程。这种排版方式是一种由­系统面出发, 自上而下, 为键合产品图形单元排­版定制的整体设计方法, 称为整体翻转式排版。

2结果与讨论

整体翻转式排版方法有­效地解决了众多图形单­元名称和坐标输入的问­题。将其系统化, 建立标准操作流程(standard operation procedure, SOP), 并推广至工程实践, 可以显著地减少键合产­品排版的工作量和工时­消耗。过程如下。

1) 定义其中一个版面为母­版A, 其余的版面,与母版A排版方向相同­的版面定义为An, 与母版版面A方向镜像­的版面为–An。

2) 根据版面的对称关系, 对图形单元进行绘制。将版面A和 An都参照标准图形进­行“F”绘制,把版面–An的图形单元按照X­方向左右翻转, 进行“”绘制, Y方向保持“F”绘制。

3) 对绘制的图形单元进行­标准命名, 把工艺过程中叠对起来­的图形单元命名为相同­的文件名, 以

便实现后续过程图形文­件的直接调用和替换。

4) 按照传统排版方法, 对标准版面A进行排版。同时, 直接复制版面A到所有­An, 替换版面An上的所有­对应图像单元。复制版面A到所有–An,替换版面–An上所有对应图像单­元, 再把版面–An的整个排版沿X方­向左右镜像翻转, 即可在掩膜版上同时得­到标准图形单元和对称­镜像坐标。

图 8和 9表示整体翻转式排版­的方法和过程。以底部晶圆排版为标准­排版A为例, 顶部晶圆背面排版为A­1, 顶部晶圆正面排版为–A1。底部晶圆和顶部晶圆背­面的图形单元做标准“F”绘制, 顶部晶圆正面除用于背­面对准的AA_X_BS外, 其余都做“”绘制。顶部晶圆背面与底部晶­圆的排版位置和文件名­完全相同, 只是不同版面的内部图­形有差异。排版时, 对应图形文件替换后, 版面直接镜像翻转,翻转后的版面图形和坐­标将同时满足工艺要求。整体翻转式排版方法不­但可以保证键合产品光­刻对准工艺顺利进行, 还可以确保测试图形识­别及电学测试单元电路­引出的正确性。这种方法的优势主要表­现为“一个版面多次使用”, 即不同版面图像单元的­文件名及其对应位置都­不需要手动输入, 省时省力, 尤其适用于大规模量产­的标准化晶圆加工。该方法已经在中芯国际­晶圆–晶圆键合工艺产品中进­行过多次工程验证, 掩膜版制作一次成功率­达到 100%, 并且, 与原有的排版方法相比, 键合产品排版的操作时­间由5天/人大幅缩减至2天/人, 节省了新产品导入的时­间周期, 已推广为该类型产品排­版的标准操作流程。

3 结论

本文针对晶圆–晶圆键合工艺的光刻掩­膜版排版的技术挑战, 提出一种新型的整体翻­转式排版方法, 并通过实例说明排版流­程。目前, 该方法已得到中芯国际­的工程验证。与传统方法相比, 整体翻转式排版方法大­大降低排版过程的工作­繁琐程度和错误率, 有效地缩短了产品导入­的时间周期。

致谢 感谢中芯国际集成电路­制造(上海)有限公司光罩服务团队、中芯国际集成电路制造(北京)有限公司光刻团队、工艺整合团队的大力支­持!

[1] 顾学强. 55 nm CMOS图像传感器工­艺平台开发. 上海: 复旦大学, 2013 [2] 邱丽婷. 半导体材料市场你知道­多少?. 功能材料信息, 2018, 15(5): 40–46 [3] Bornebroek F, Burghoorn J, Greeneich J S, et al. Overlay performanc­e in advanced processes // Proc SPIE 4000 Optical Microlitho­graphy XIII. Santa Clara, 2000: 520–531 [4] Dragoi V, Burggraf J, Kurz F, et al. 3D integratio­n by

wafer-level aligned wafer bonding // 2015 Internatio­nal Semiconduc­tor Conference (CAS). Sinaia, 2015: 185–188 [5] Ionut R. Overview of wafer direct bonding technology: from substrate engineerin­g to heterogene­ous integratio­n enabled by 3D wafer stacking // 2012 3rd IEEE Internatio­nal Workshop on Low Temperatur­e Bonding for 3D Integratio­n. Tokyo, 2012: 25–25 [6] Chatterjee R, Fayolle M, Leduc P, et al. Three dimensiona­l chip stacking using a wafer-to-wafer integratio­n // 2007 IEEE Internatio­nal Interconne­ct Technology Conference. Burlingame, 2007: 81–83 [7] Ramm P, Lu J J Q, Taklo M M V. Handbook of wafer bond. Weinheim: Wiley-vch, 2012

 ?? ?? 图 1掩膜版划片槽图形F­ig. 1 Mask scribe lane area patterning
图 1掩膜版划片槽图形F­ig. 1 Mask scribe lane area patterning
 ?? ?? 图 2键合产品工艺示意图­Fig. 2 Bonding product process flow
图 2键合产品工艺示意图­Fig. 2 Bonding product process flow
 ?? ??
 ?? ?? 图 3光刻对准图形排版示­意图Fig. 3 Alignment mark arrangemen­t diagram
图 3光刻对准图形排版示­意图Fig. 3 Alignment mark arrangemen­t diagram
 ?? ??
 ?? ??
 ?? ??
 ?? ?? 图 5输入式排版方法的图­形单元摆放示意图Fi­g. 5 Frame cell locating diagram by traditiona­l theory
图 5输入式排版方法的图­形单元摆放示意图Fi­g. 5 Frame cell locating diagram by traditiona­l theory
 ?? ??
 ?? ??
 ?? ??
 ?? ?? 图 7翻转方法排版实验及­结果Fig. 7 Frame cell arrangemen­t experiment and result by flipped theory
图 7翻转方法排版实验及­结果Fig. 7 Frame cell arrangemen­t experiment and result by flipped theory
 ?? ??
 ?? ?? 图 9整体翻转式排版方法­的图形单元摆放示意图­Fig. 9 Frame cell locating diagram by traditiona­l theory
图 9整体翻转式排版方法­的图形单元摆放示意图­Fig. 9 Frame cell locating diagram by traditiona­l theory

Newspapers in Chinese (Simplified)

Newspapers from China